一种基于LDO稳压器的带隙基准电压源设计
发表时间: 2024-06-11 00:11:04 作者: 变压器
电压源结构为基础来进行设计。采用Cadence的Spectre仿真工具对电路进行了完整模拟仿线℃温度范围内,基准电压大约为17.4 ppm/℃,输出精度高于所要求的5;在1 Hz到10 kHz频率范围内平均(PSRR)为-46.8 dB。电路实现了良好的温度特性和高精度输出。
CMOS带隙基准电压源不但可提供系统要求的基准电压或电流,而且具有功耗很小、高集成度和设计简便等优点,大范围的应用于模拟集成电路和混合集成电路中。带隙基准电压源为LDO提供一个精确的参考电压,是LDO系统模块设计关键模块之一。
基准电压的精度直接影响输出电压的精度,因此高精度基准参考电压电路是LDO稳压器的的关键。
图1是一个典型LDO电路结构。该结构最重要的包含4个部分:误差放大器、电阻反馈网络、参考基准电压和调整管。当基准电压源正常工作后,产生了一个精准的参考电压,输入到误差放大器的同相端。采样串联电阻对输出电压进行分压得到反馈电压,并输入到误差比较器的反相端。误差放大器放大基准电压和反馈电压之间的差值,其输出直接驱动调整元件,通过改变调整元件的导通情况来控制稳压器的输出电压。当反馈电压小于基准电压时,误差放大器的输出控制调整元件使其流过更大的电流,输出电压上升。反之亦然。
产生基准的目的是建立一个与电源和工艺无关、具有确定温度特性的直流电压或电流。带隙基准源的原理是使负温度系数和正温度系数相互抵消来达到温度补偿的目的。其基础原理如图2所示:其中Vbe具有负温度系数,而VT具有正温度系数,将Vbe和VT按特殊的比例系数求和,即可得到零温度系数的基准输出 Vref。
图3为一个格外的简单的Brokaw结构带隙基准电压源。Q4与Q5的发射极面积之比为N比1。M2与M3构成电流镜结构,并且它们的宽长比相同。这使得流过Q4与Q5集电极的电流相等,从而我们大家可以得到如下的关系:
从这个式子我们大家可以看出,BrokaW结构的带隙基准相较于前面的结构最大的优点是他将所需的R2的值减小了一半,并且直接在产生PTAT电流的支路上生成带隙基准电压。
这样不仅使得电路结构简化,同时减小了所需的静态功耗。除此之外减小R2的值还能够减小输出电压的噪声。由于以上的优点,使得它成为了一种很流行的结构。
实际的电路图如图4所示。带隙基准电压的整个实现电路由启动电路和Brokaw结构带隙基准组成。对于基准电压源电路,启动也是一个需要仔细考虑的问题。当电源上电时,所有的晶体管均传输零电流,因为电路的两个支路允许零电流,则晶体管可能处于无限期关断状态,这时就要增加电路以摆脱这种状态。启动电路就为了使电路在上电过程中脱离零电流点而稳定工作;另外,为降低功耗,启动电路在系统正常工作后应断开。
启动电路由M1~M2组成。电路上电时,A点电位迅速提高,使得Mg导通,从而拉低了B点电位,电路启动,并且M1导通,M2和M7导通,将A点电位拉低,使得Mg截止,启动电路关闭,电路稳定在正常工作点。
根据其中级联放大单元的数目,可以分成单级、两级和多级运放3类。单级运放结构相对简单,但增益较低;两级运放能实现较高的性能,稳定性较好,得到了广泛应用,但是速度、频率特性方面一般比一级运放要差一些:3级以上的运放称为多级运放,它们能实现更高的增益,但需要复杂的补偿电路来保证运放的稳定性。全差分运放是指输入和输出都是差分信号的运放,它同普通的单端输出运放相比有以下几个优点:更低的噪声;较大的输出电压摆幅;共模噪声得到较好抑制;较好地抑制谐波失真的偶数阶项等。所以高性能的运放多采用全差分形式。一般常用的3种全差分运放有:直接套筒式共源共栅运放、折叠共源共栅运放和简单两级全差分运放。经过比较,为了减小直接套筒式共源共栅结构对运放输出摆幅的限制,能够使用折叠共源共栅结构。折叠结构与直接套筒式结构相比,功耗要略大一些,增益也有所降低,但是它的输出电压摆幅远大于前者,缓解了增益、电源电压与输出摆幅之间的矛盾。因此折叠共源共栅是一种大范围的应用的运放结构。
由于所设计的电路应用于电源芯片系统中,基于速度等方面考虑,选择的是一个折叠式共源共栅运算放大器,另外由于运放在基准中是用作负反馈,所以选用单端输出的折叠运放。具体电路如下图:
将以上所述的带隙基准电路、运算放大器与电阻反馈网络、LDO缓冲器相结合,即可得图1所示典型LDO电路。依据输出公式:
LDO稳压器对基准模块具有较高的精度要求,从仿线℃温度范围内,基准电压温度系数大约为17.4 ppm/℃,而且基准电压输出精度高于5,是一种低温度系数高精度的CMOS带隙基准电压源。本文给出的带隙基准电压源的设计的具体方案符合LDO稳压器对高精度电压的所需。